





1) No hay fallos parciales, pero si hubiera serva de mas de ciclos.)
30 cidos si puran consecutivos (osea máx de ciclos.)
Depende de que iteración produjera un fallo. CPI = Ciclon = 1'83.10° = 5'718 cli ins 64.106.5 Speedup = 103 = 1125 -64.10 s . S = 0'91488 s Texe = 5'718. 1 ciclos = (0'03125. 28+0'96875.5). 64.106.5 = 1'83 109 ciclos n) pag- de chip = 256 bytes tavary bloque = 32B la SRAM es un DIMM. nblogur = 256 hyth = 8 blogur in 1 pag de pueden reusar la pagine cada 8.8 iteraciones/ chips accesor. about pag = 64.106 - 106 se time En el resto de accesos (63.106) se puede reusar. Creo que no hace falta porque es ena reduceión de ciclos minime TPF. reusa = 13 ciclos · 1 = 6'S.10 -9'S Tpf abre = 30 ciclos · 1 = 15.10-9 2GHZ falla CP1: diclos = \$49.106 = 13/26 c1: 1 alnora, ciclos = (106-30 + 63 106 13) = 849-105 ciclor active pare active pare anir pag Osea, cada 64 iteracioner hay que advalita le pégine el porcentaje de fallor sique siendo ; qual (?) no to entiado como baculo!! m) Z amás adelante o) No se produce fallo fancial en el segundo caso eja que avando se la cabe la pegina se treve que esperar todo el trempo. El mento

en el cronograna 9 no hay fallo pardal, sóco se esté haciendo el prefettet. en el crono 10 a time que cargon le pag. complete y p) Cade 16 iter A no se como pecerlo! 30 % da pèg. se cambia cade 64 i teracioner. Cada 16 hay un cambio de bloque -9) A continuación r) T. reusa = Glas der se preden paralelizen - 22 ciclos T = 22 · 1 = 11 · 10 - 9 s 5) No sé como contento T = 11.10-95 en malquier caso A) No sé au contar la fallor que se producen.